数字钟晶振时基原理及电路
出处:wangfyfe 发布于:2011-08-27 19:32:39 | 4274 次阅读
本电路主要用作数字钟的时基振荡源,时基输出频率为60Hz,适用于LED数字钟,如LM8361一LM8365等。工作原理:如图所示电路是由12位二进制串行计数器/CC4040和六反相器CC4069等构成的数字钟时基电路。
电路中,CC4069的门A1和门A2构成振蔼频串为32768Hz的。其输出经CC4069的门A3整形后送至CC4040的面端。本电路中,12位二进制串行计数器1分频器集成电路CC4040的输出端只用了Q2、Q6、Q8 、Q9,其它输出端可悬空。

下一篇:集成中频放大器的电路原理
版权与免责声明
凡本网注明“出处:维库电子市场网”的所有作品,版权均属于维库电子市场网,转载请必须注明维库电子市场网,//fzqkw.cn,违反者本网将追究相关法律责任。
本网转载并注明自其它出处的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品出处,并自负版权等法律责任。
如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。











