带有此标记的料号:
1. 表示供应商具有较高市场知名度,口碑良好,缴纳了2万保证金,经维库认证中心严格审查。
2. 供应商承诺此料号是“现货” ,如果无货或数量严重不足(实际数量不到显示数量一半),投诉成立奖励您500元。
9
PLCC/04+
原装现货不仅销售也回收
带有此标记的料号:
1. 表示供应商具有较高市场知名度,口碑良好,缴纳了2万保证金,经维库认证中心严格审查。
2. 供应商承诺此料号是“现货” ,如果无货或数量严重不足(实际数量不到显示数量一半),投诉成立奖励您500元。
1823
PLCC/0202+
全新原装现货库存 询价请加 有其他型号也可咨询
10000
LDCC52/-
海外现货8-15天货期
831
NA/1+
全新原装现货,实单来谈
CY7C136AE-55NXI
20000
QFP52/21+
只做原装,也只有原装
CY7C1363C-133AXC
523
TQFP100/1901+
原装现货热卖中
CY7C136-55JXCT
5000
-/21+
原装现货库存,欢迎来电咨询
CY7C1360C-200AXC
5000
TQFP100/2024+
原厂渠道团队,终端实力商家
CY7C1360B-166AJXC
75329
QFP/22+
公司原装现货主营品牌可含税提供技术免费样品
CY7C1360C-166AXC
2865
TQFP/1608+
特价特价全新原装现货
CY7C1360C-166BZC
203060
BGA/24+
一手渠道 假一罚十 原包装常备现货林R Q2280193667
CY7C1360C-166BZC
150
FBGA165/22+
原厂进口原装现货假一赔十
CY7C136-25JXCT
5000
PLCC/22+
-
CY7C1361C-100AXC
153
TQFP/0619+
一定原装/香港现货
CY7C1360C-200AXC
114
QFP/16+
原装现货,假一赔十
CY7C136-25JCT
286
PLCC52/99+
优势现货 实单必成
CY7C1360C-166AXC
205
-/22+
原装现货 实单可谈
CY7C1360C-200AXC
26000
-/23+
专营INFINEON/英飞凌全新原装进口
CY7C1360C-166AXC
1
TQFP/23+
手机号码198-4820-2641
CY7C136E-55JXCT
350
PLCC52/21+
全网,实单必成
CY7C136
Memory
ETC
CY7C136PDF下载
CY7C136
2Kx8 Dual-Port Static RAM
Cypress
CY7C136PDF下载
CY7C1360
9-Mbit (256K x 36/512K x 18) Pipelin...
CYPRESS
CY7C1360PDF下载
CY7C1360
9-Mbit (256K x 36/512K x 18) Pipelin...
Cypress Semiconductor
CY7C1360PDF下载
CY7C136A
2K x 8 Dual-Port Static RAM
Cypress Semiconductor
CY7C136APDF下载
CY7C1360A
Memory
ETC
CY7C1360APDF下载
CY7C1360A
Memory
CY7C1360APDF下载
CY7C1360B
9-Mbit (256K x 36/512K x 18) Pipelin...
CYPRESS
CY7C1360BPDF下载
CY7C1360C
9-Mbit (256K x 36/512K x 18) Pipelin...
CYPRESS
CY7C1360CPDF下载
CY7C1361A
Memory
ETC
CY7C1361APDF下载
,速度较快,可编程性好,非常适合于实现译码和专门电路。 dsp系统构成的常用芯片有哪些? 1)电源: tps73hd3xx,tps7333,tps56100,pt64xx... 2)flash: am29f400,am29lv400,sst39vf400... 3)sram: cy7c1021,cy7c1009,cy7c1049... 4)fifo: cy7c425,cy7c42x5... 5)dual port: cy7c136,cy7c133,cy7c1342... 6)sbsram: cy7c1329,cy7c1339... 7)sdram: hy57v651620btc... 8)cpld: cy37000系列,cy38000系列,cy39000系列... 9)pci: pci2040,cy7c09449... 10)usb: an21xx,cy7c68xxx... 11)codec:tlv320aic23,tlv320aic10...
部件的配合,这些部件往往是专门的电路,有可编程器件实现。 cpld的时序严格,速度较快,可编程性好,非常适合于实现译码和专门电路。 dsp系统构成的常用芯片有哪些? 1) 电源: tps73hd3xx,tps7333,tps56100,pt64xx... 2)flash: am29f400,am29lv400,sst39vf400... 3)sram: cy7c1021,cy7c1009,cy7c1049... 4)fifo: cy7c425,cy7c42x5... 5)dual port: cy7c136,cy7c133,cy7c1342... 6)sbsram: cy7c1329,cy7c1339... 7)sdram: hy57v651620btc... 8)cpld: cy37000系列,cy38000系列,cy39000系列... 9)pci: pci2040,cy7c09449... 10)usb: an21xx,cy7c68xxx... 11)codec:tlv320aic23,tlv320aic10... 12)a/d,d/a:ads7805,tlv2543... 什么是boot
,且设计也相对简单。 3.4.1 系统工作原理 系统基本组成原理如图9。主要有双端口ram、逻辑控制模块、a/d转换器组、计算机接口。机通过接口启动逻辑控制模块后,cpu资源向其他请求开放,逻辑控制模块发控制信号启动a/d转换器并进行采样,并将转换结果存入双端口ram。当ram中的数据达到一定数量时,逻辑控制模块向计算机发出中断请求。主机接到请求后进入中断服务程序,向逻辑控制模块发出命令,决定是否继续采样,并将ram内的数据读入内存。 3.4.2 硬件设计 本设计使用cypress公司的cy7c136(2k×8bit)双端口ram。其两个端口都有独立的控制信号、片选ce、输出允许oe和读写控制r/w。这组控制信号使得两个端口可以像独立的存储器一样使用。使用这种器件要注意当两个端口访问同一个单元时,有可能导致数据读出结果不正确。解决这个问题的方法有两个:一种是监测busy信号输出,当检测到busy信号有效,就使访问周期拉长,这是从硬件上解决;另一种方法是软件上保证两个端口不同时访问一个单元,即将双端口ram进行分块。本系统采用后者,将busy信号输出通过上拉电阻接到电源正极。 在系统中,逻辑
程器件实现。 cpld的时序严格,速度较快,可编程性好,非常适合于实现译码和专门电路。 十九.dsp系统构成的常用芯片有哪些? 1)电源: tps73hd3xx,tps7333,tps56100,pt64xx... 2)flash: am29f400,am29lv400,sst39vf400... 3)sram: cy7c1021,cy7c1009,cy7c1049... 4)fif cy7c425,cy7c42x5... 5)dual port: cy7c136,cy7c133,cy7c1342... 6)sbsram: cy7c1329,cy7c1339... 7)sdram: hy57v651620btc... 8)cpld: cy37000系列,cy38000系列,cy39000系列... 9)pci: pci2040,cy7c09449... 10)usb: an21xx,cy7c68xxx... 11)codec:tlv320aic23,tlv320aic10... 12)a/d,d/a
产品型号:CY7C136-55JXC
类别:标准异步
位密度:16K
组织结构:2K x 8
电压(V):5
速度:55ns
封装/温度(℃):52PLCC/0~70
特性:Busy信号,中断功能,主模式
价格/1片(套):暂无
来源:CY7C136-25NXC的技术参数
产品型号:CY7C136-25NXC
类别:标准异步
位密度:16K
组织结构:2K x 8
电压(V):5
速度:25ns
封装/温度(℃):52TQFP/0~70
特性:Busy信号,中断功能,主模式
价格/1片(套):暂无
来源:CY7C136-25JXC的技术参数
产品型号:CY7C136-25JXC
类别:标准异步
位密度:16K
组织结构:2K x 8
电压(V):5
速度:25ns
封装/温度(℃):52PLCC/0~70
特性:Busy信号,中断功能,主模式
价格/1片(套):暂无
来源:CY7C1361C-133AXC的技术参数
产品型号:CY7C1361C-133AXC
类别:标准同步
体系结构:Flow-through
位密度:9M
组织结构:256K x 36
内核电压(V):3.300
端口电压(V):2.5, 3.3
速度(MHz):133
封装/温度(℃):100TQFP/0~70
价格/1片(套):暂无
&...
产品型号:CY7C1360C-166AXC
类别:标准同步
体系结构:Pipeline
位密度:9M
组织结构:256K x 36
内核电压(V):3.300
端口电压(V):2.5, 3.3
速度(MHz):166
封装/温度(℃):100TQFP/0~70
价格/1片(套):暂无
 ...
效率,且设计也相对简单。 3.4.1 系统工作原理 系统基本组成原理如图9。主要有双端口ram、逻辑控制模块、a/d转换器组、计算机接口。机通过接口启动逻辑控制模块后,cpu资源向其他请求开放,逻辑控制模块发控制信号启动a/d转换器并进行采样,并将转换结果存入双端口ram。当ram中的数据达到一定数量时,逻辑控制模块向计算机发出中断请求。主机接到请求后进入中断服务程序,向逻辑控制模块发出命令,决定是否继续采样,并将ram内的数据读入内存。 3.4.2 硬件设计 本设计使用cypress公司的cy7c136(2k×8bit)双端口ram。其两个端口都有独立的控制信号、片选ce、输出允许oe和读写控制r/w。这组控制信号使得两个端口可以像独立的存储器一样使用。使用这种器件要注意当两个端口访问同一个单元时,有可能导致数据读出结果不正确。解决这个问题的方法有两个:一种是监测busy信号输出,当检测到busy信号有效,就使访问周期拉长,这是从硬件上解决;另一种方法是软件上保证两个端口不同时访问一个单元,即将双端口ram进行分块。本系统采用后者,将busy信号输出通过上拉电阻接到电源正极。 在系统中,逻辑控
re还有就是,我用的2407和51通讯一个是3.3v一个是5v电平怎么匹配啊?是否还要电平转换?如果我选用cy7c136是不是不行数据先应该不能直接连吧望大侠多多指教 * - 本贴最后修改时间:2006-4-20 1:37:24 修改者:antonmao